ANTARMUKA (interfacing) TTL dan CMOS

Dengan pencatu daya 5,0 V, jalankeluar CMOS seri B (dilengkapi penyangga, buffered) dijamin akan membenamkan (sink)  0,4 mA pada VOL = 0,4 V; ini jodoh dengan persyaratan masukan sebuah jalanmasuk LS-TTL.
Kalau tegangan catu VDD bagi CMOS lebih besar dari 5,0 V, maka jalanmasuk LS-TTL perlu yang memiliki dioda masukan. Ini meyakinkan bahwa VOH-nya CMOS (= VDD) akan tidak mendadalkan jalanmasuk LS-TTL. Amabng VIH bagi jalanmasuk CMOS mungkin mencapai 70% VDD. Sementara VIL-nya tidak akan rendah dari 30% VDD. Jadi isyarat keluaran TTL akan memuaskan pada taraf RENDAH, namun diperlukan sebuah transistor penarik ke-atas (pull-up transistor) untuk menjamin taraf TINGGI yang memadai bagi jalanmasuk CMOS. Resistornya harus dikoneksikan kepada pencatu VDD CMOS, dan bila ini melebihi 5,5 V, penggerak TTL harus memiliki kemampuan untuk tiidak menghantar cukup pada tegangan yang tinggi ini.




Baca selengkapnya tentang Karakteristik TTL 

No comments:

Post a Comment